Упрощенно - чем ближе затвор к каналу транзистора (то есть, чем тоньше диэлектрик), тем "большее влияние" в плане быстродействия он будет оказывать на электроны и дырки в канале транзистора. Внешний вид изолирующего слоя затвора представлен на рисунке 3.
Рисунок 3 – Внешний вид изолирующего слоя затвора.
Но с другой стороны, такой тонкий диэлектрик пропускает большие паразитные токи электронов утечки из затвора в канал (идеальный МОП-транзистор должен пропускать ток от истока к стоку и не пропускать - от затвора к истоку и стоку). И в современных высокоинтегрированных микросхемах с сотнями миллионов транзисторов на одном кристалле токи утечки затворов становятся одной из фатальных проблем, препятствующих дальнейшему наращиванию количества транзисторов на кристалле. Более того, чем меньше по размерам мы делаем транзистор, тем тоньше нужно делать подзатворный диэлектрик. Но при его толщинах менее 1 нм резко (по экспоненте) возрастают туннельные токи утечки, что делает принципиально невозможным создание традиционных транзисторов менее определенных "горизонтальных" размеров (если при этом мы хотим получить от них хорошие скоростные характеристики). По оценкам экспертов, в современных чипах почти 40% энергии может теряться из-за утечек.
Поэтому важность открытия ученых Intel нельзя недооценивать. После пяти лет исследований в лабораториях корпорации разработали специальный материал, позволяющий заменить традиционный диоксид кремния в обычном маршруте производства микросхем. Требования к такому материалу весьма серьезны: высокая химическая и механическая (на атомарном уровне) совместимость с кремнием, удобство производства в едином цикле традиционного кремниевого техпроцесса, но главное - низкие утечки и высокая диэлектрическая проницаемость.
Если мы боремся с утечками, то толщину диэлектрика нужно повысить хотя бы до 2-3 нм (см. рисунок выше). Чтобы при этом сохранить прежнюю крутизну транзистора (зависимость тока от напряжения) необходимо пропорционально увеличить диэлектрическую проницаемость материала диэлектрика. Изолятор с высокой диэлектрической проницаемостью представлен на рисунке 4.
Рисунок 4 – Изолятор с высокой диэлектрической проницаемостью.
Если проницаемость объемного диоксида кремния равна 4 (или чуть меньше в сверхтонких слоях), то разумной величиной диэлектрической проницаемости нового "интеловского" диэлектрика можно считать величину в районе 10-12. Несмотря на то, что материалов с такой диэлектрической проницаемостью немало (конденсаторные керамики или монокристалл кремния), тут не менее важны факторы технологической совместимости материалов. Поэтому для нового high-k-материала был разработан свой высокоточный процесс нанесения представленный на рисунке 5, во время которого формируется один молекулярный слой этого материала за один цикл.
Рисунок 5 – Схема высокоточного процесса нанесения слоя High-K.
Исходя из этой картинки можно предположить, что новый материал - это тоже оксид. Причем монооксид, что означает применение материалов преимущественно второй группы, например, магния, цинка или даже меди.
Но диэлектриком дело не ограничилось. Потребовалось сменить и материал самого затвора - привычный поликристаллического кремния. Дело в том, что замена диоксида кремния на high-k-диэлектрик ведет к проблемам взаимодействия с поликристаллическим кремнием (ширина запрещенной зоны транзистора определяет минимально возможные для него напряжения). Эти проблемы удается устранить, если использовать специальные металлы для затворов транзисторов обоих типов (n-МОП и p-МОП) в сочетании с особым технологическим процессом. Благодаря этой комбинации материалов удается достичь рекордной производительности транзисторов и уникально низких токов утечки, в 100 раз меньших, чем при использовании нынешних материалов. В этом случае уже не возникает искушения использовать для борьбы с утечками значительно более дорогую технологию SOI (кремний на изоляторе), как это делают некоторые крупные производители микропроцессоров. Характеристики транзисторов с нанесенным слоем High-K представлен на рисунке 6.
Рисунок 6 - Характеристики транзисторов с нанесенным слоем High-K.
Отметим также еще одно технологическое новшество Intel - технологию напряженного (strained) кремния, которая впервые используется в 90-нанометровых процессорах Prescott и Dothan. Наконец-то, компания Intel в подробностях рассказала, каким именно образом происходит формирование слоев напряженного кремния в ее КМОП-структурах. КМОП-ячейка состоит из двух транзисторов - n-МОП и p-МОП. КМОП-ячейка двух транзисторов представлена на рисунке 7.
Рисунок 7 - КМОП-ячейка двух транзисторов.
В первом (n-MOS) канал транзистора (n-канал) проводит ток при помощи электронов (отрицательно заряженных частиц), а во втором (p-MOS) - при помощи дырок (условно положительно заряженных частиц). Соответственно, и механизмы формирования напряженного кремния у этих двух случаев различны. Для n-MOS-транзистора используется внешнее покрытие слоем нитрида кремния (Si3N4), который за счет механических напряжений немного (на доли процента) растягивает (в направлении протекания тока) кристаллическую решетку кремния под затвором, в результате чего рабочий ток канала возрастает на 10% (условно говоря, электронам становится более просторно двигаться в направлении канала). В p-MOS-транзисторах все наоборот: в качестве материала подложки (точнее - только областей стока и истока) используется соединение кремния с германием (SiGe), что немного сжимает кристаллическую решетку кремния под затвором в направлении канала. Поэтому дыркам становится "легче" "передвигаться" сквозь акцепторные атомы примеси, и рабочий ток канала возрастает на 25%. Сочетание же обеих технологий дает 20-30-процентное усиление тока. Таким образом, применение технологии "напряженного кремния" в обоих типах устройств (n-MOS и p-MOS) приводит к значительному повышению производительности транзисторов при повышении себестоимости их производства всего лишь на ~2% и позволяет создавать более миниатюрные транзисторы следующих поколений. В планах Intel - использовать напряженный кремний для всех будущих техпроцессов вплоть до 22-нанометрового.6-транзисторная ячейка памяти представлена на рисунке 8.
Рисунок 8 - 6-транзисторная ячейка памяти.
Материал с низкой диэлектрической проницаемостью используется в качестве диэлектрика медных соединений (см. рисунок) во всех техпроцессах Intel, начиная с 0,13-микронного. Он уменьшает вели емкости, которая возникает между медными соединениями на кристалле, что повышает скорость передачи внутренних сигналов и уменьшает энергопотребление. Intel - первая и пока единственная компания, которая использует этот low-k-материал для изоляции межсоединений. Соединения в микросхеме созданной по 90-нм техпроцессу представлены на рисунке 9.
Рисунок 9 - Соединения в микросхеме созданной по 90-нм техпроцессу.
Да, нужно признать, что успехи лабораторий Intel в области разработки новаторских полупроводниковых технологий впечатляют. Как правило, корпорации Intel удается идти на шаг впереди остальных конкурентов, таких как IBM, Motorola и Texas Instruments. С другой стороны, это и не удивительно - ведь расходы Intel на разработки только в этом году составили около 4,3 миллиарда долларов США! И теперь становятся понятны заявления о невыгодности и сложности технологии SOI, которые Intel уже перенесла на своей шкуре, а AMD только занялась ими. Что ж, огромный научный потенциал позволяет не только компании заглядывать вперед в будущее микропроцессорных технологий на несколько лет вперед, но и предсказывать изменения в мире технологий и быть активным участником этих изменений. Это та цена, которую компания платит за то, чтобы вершить историю своими руками, а не быть ее сторонним наблюдателем. Вот истинное лицо технологического лидера.
Производство чипов заключается в наложении тонких слоёв со сложным "узором" на кремниевые подложки. Сначала создаётся изолирующий слой, который работает как электрический затвор. Сверху затем накладывается фоторезистивный материал, а нежелательные участки удаляются с помощью масок и высокоинтенсивного облучения. Когда облучённые участки будут удалены, под ними откроются участки диоксида кремния, который удаляется с помощью травления. После этого удаляется и фоторезистивный материал, и мы получаем определённую структуру на поверхности кремния. Затем проводятся дополнительные процессы фотолитографии, с разными материалами, пока не будет получена желаемая трёхмерная структура. Каждый слой можно легировать определённым веществом или ионами, меняя электрические свойства. В каждом слое создаются окна, чтобы затем подводить металлические соединения.
Что касается производства подложек, то из цельного монокристалла-цилиндра их необходимо нарезать тонкими "блинами", чтобы потом легко разрезать на отдельные кристаллы процессоров. На каждом шаге производства выполняется сложное тестирование, позволяющее оценить качество. Для тестов каждого кристалла на подложке используются электрические зонды. Наконец, подложка разрезается на отдельные ядра, нерабочие ядра сразу же отсеиваются. В зависимости от характеристик, ядро становится тем или иным процессором и заключается в упаковку, которая облегчает установку процессора на материнскую плату. Все функциональные блоки проходят через интенсивные стресс-тесты.