Смекни!
smekni.com

Оперативная память (стр. 3 из 3)

Проблема терминирования сигнала

Распространение любого сигнала вдоль шины неизбежно приводит к его частичному отражению от любых неоднородностей вдоль пути распространения. Для того чтобы такого отражения сигнала не происходило, необходимо, чтобы, во-первых, на пути распространения сигнала не было неоднородностей, во-вторых, чтобы сам путь был бесконечным. Понятно, что на практике такие условия нереализуемы, и отражение сигнала всегда присутствует. Отраженный сигнал интерферирует с основным сигналом, что приводит к искажению последнего. Поэтому одной из основных задач является уменьшение отраженного сигнала.

Одно из решений, используемых для предотвращения отражения сигнала, заключается во введении шунтирующих сопротивлений, образующих заглушку или терминатор. Шунтирующее сопротивление устанавливается на конце шины, по которой распространяется сигнал, и заземляется. Такая заглушка полностью поглощает сигнал и предотвращает его отражение. В случае DDR-памяти терминальные сопротивления устанавливаются на самой материнской плате. Такой подход позволяет устранить отражения, которые могли бы возникнуть на конце самой шины, однако не решает проблемы возникновения отражений от неоднородностей, связанных с наличием нескольких слотов для установки модулей памяти.

В случае памяти DDR2 используется принципиально иной метод терминирования сигналов, получивший название ОDT (Оn-Die-Termination). В данном случае терминальные сопротивления устанавливаются непосредственно на самих модулях памяти, а для того, чтобы предотвратить поглощение сигнала в активном модуле памяти, используется технология отключения терминальных сопротивлений от активных модулей.

Хранение команды САS в буфере эквивалентно введению дополнительной задержки (АdditiveLatensy, АL), поэтому данный способ известен также как АdditiveLatensy,AL или способ отложенного чтения (Рrоsted САS).

В DDR-памяти при операциях записи контроллер может осуществлять запись в любую ячейку в пределах открытой строки, причем задержка записи (WriteLatensy,WL) данных относительно сигнала САS (выбора столбца) составляет один такт. В памяти DDR2 задержка записи определяется несколько иначе, она на один такт меньше задержки на чтение (ReadLatensy,RL): WL = RL-1T. Если, к примеру, RL = 7, то ‚WL. = 6.

Заключение

Установка дополнительной памяти на системной плате – несложный способ увеличить объем памяти компьютера. Большинство систем имеет хотя бы один незанятый банк памяти, в который можно установить дополнительную память, и таким образом повысить производительность компьютера.