Третья иерархия, порожденная скоростью 2048 кбит/с, давала последовательность Е1 - E2 -ЕЗ - Е4 - Е5 или последовательность 2048 - 8448 34368 - 139264 - 564992 - кбит/с, что соответствует ряду коэффициентов n=30 (32), m=4, l=4, k=4, i=4, (т.е. коэффициент мультиплексирования в этой иерархии выбирался постоянным и кратным 2). Указанная иерархия позволяет передавать соответственно 30, 120, 480, 1920 и 7680 каналов DS0, что отражается и в названии ИКМ систем: ИКМ-30, ИКМ-120, ИКМ-480 и т.д..
Указанные иерархии, известные под общим названием плезиохронная цифровая иерархия PDH, или ПЦИ, сведены в таблицу 2.1 [3, 21].
Таблица 2.1 - Схемы цифровых иерархий: американская (АС), японская (ЯС) и европейская (ЕС)
Уровень цифровой иерархии | Скорости передачи, соответствующие различным схемам цифровой иерархии | ||
АС: 1 544 кбит/с | ЯС: 1544 кбит/с | ЕС: 2048 кбит/с | |
0 | 64 | 64 | 64 |
1 | 1544 | 1544 | 2048 |
2 | 6312 | 6312 | 8448 |
3 | 44736 | 32064 | 34368 |
4 | — | 97728 | 139264 |
Параллельное развитие трех различных иерархий не могло способствовать развитию глобальных телекоммуникаций в мире в целом, поэтому комитетом по стандартизации ITU-T или МСЭ-Т были сделаны шаги по их унификации и возможному объединению. В результате был разработан стандарт, согласно которому были стандартизованы три первых уровня первой иерархии (DS1-DS2-DS3), четыре уровня второй иерархии (DS1-DS2-DSJ3-DSJ4) и четыре уровня третьей иерархии (Е1-Е2-ЕЗ-Е4) в качестве основных. Также были указаны схемы кросс-мультиплексирования иерархий, например, из третьей в первую и обратно. На рисунке 2.1 схематично представлен результат, полученный после стандартизации.
Рисунок 2.1 - Схема мультиплексирования и кроссмультиплексирования в американской, японской и европейской цифровых иерархиях
Наличие стандартных скоростей передачи и фиксированных коэффициентов мультиплексирования позволило говорить о трех схемах мультиплексирования - американской, японской и европейской. При использовании жесткой синхронизации при приеме/передаче можно было бы применить метод мультиплексирования с чередованием октетов или байтов, как это делалось при формировании цифровых сигналов первого уровня, для того, чтобы иметь принципиальную возможность идентификации байтов или групп байтов каждого канала в общем потоке. Однако учитывая, что синхронизация входных последовательностей, подаваемых на мультиплексор от разных абонентов/пользователей, отсутствует, в схемах второго и более высокого уровней мультиплексирования был использован метод мультиплексирования с чередованием бит (а не байт) [2]. В этом методе мультиплексор, например, второго уровня формирует выходную цифровую последовательность скоростью 6 Мбит/с - АС, ЯС (или 8 Мбит/с - ЕС) путем чередования бит входных последовательностей от разных каналов (для АС и ЯС это каналы Т1, а для ЕС - каналы Е1).
Так как мультиплексор не формирует структуры, которая могла бы быть использована для определения позиции бита каждого канала, а входные скорости разных каналов могут не совпадать, то используется внутренняя побитовая синхронизация, при которой мультиплексор сам выравнивает скорости входных потоков путем добавления или удаления нужного числа выравнивающих бит в каналы с относительно меньшими скоростями передачи. Благодаря этому на выходе мультиплексора формируется синхронизированная цифровая последовательность. Информация о вставленных/изъятых битах передается по служебным каналам, формируемым отдельными битами в структуре фрейма. На последующих уровнях мультиплексирования эта схема повторяется, добавляя новые выравнивающие биты. Эти биты затем удаляются/добавляются при демультиплексировании на приемной стороне для восстановления исходной цифровой последовательности. Такой процесс передачи получил название плезиохронного (т.е. почти синхронного), а цифровые иерархии АС, ЯС и ЕС соответственно название плезиохронных цифровых иерархий - PDH.
Кроме синхронизации, на уровне мультиплексора второго порядка также происходит формирование фреймов и мультифреймов, которые позволяют структурировать последовательность в целом. Формирование фреймов и мультифреймов и их выравнивание особенно важно для локализации на приемной стороне каждого фрейма, что позволяет в свою очередь получить информацию о сигнализации и кодовых группах контролирующих избыточных кодов CRC и информацию служебного канала данных.
Общая схема канала передачи с использованием технологии PDH даже в самом простом варианте топологии сети "точка - точка" на скорости 140 Мбит/с должна включать три уровня мультиплексирования на передающей стороне (для ЕС, например, 2→8, 8→34 и 34→140) и три уровня демультиплексирования на приемной стороне, что приводит к достаточно сложной аппаратурной реализации таких систем.
Еще одним недостатком систем передачи плезиохронной цифровой иерархии является также то, что при нарушении синхронизации группового сигнала восстановление синхронизации первичных цифровых потоков происходит многоступенчатым путем, а это занимает довольно много времени.
Но самое главное, что заставило уже в середине 80-х годов XX в. искать новые походы к построению цифровых иерархий систем передачи, это почти полное отсутствие возможностей автоматически контролировать состояние сети связи и управлять ею. А без этого создать надежную сеть с высоким качеством обслуживания практически невозможно. Все эти факторы и побудили разработать еще одну цифровую иерархию.
Новая цифровая иерархия была задумана как скоростная информационная автострада для транспортирования цифровых потоков с разными скоростями. В этой иерархии объединяются и разъединяются потоки со скоростями 155,520 Мбит/с и выше. Поскольку способ объединения потоков был выбран синхронный, то данная иерархия получила название синхронной цифровой иерархии (SynchronousDigitalHierarchy — SDH) [3,6].
Для транспортирования цифрового потока со скоростью 155 Мбит/с создается синхронный транспортный модуль (SynchronousTransportModule) STM-1. Его упрощенная структура дана на рисунок 2.1.. Модуль представляет собой фрейм (рамку) 9•270 = 2430 байт. Кроме передаваемой информации (называемой в литературе полезной нагрузкой), он содержит в 4-й строке указатель (Pointer, PTR), определяющий начало записи полезной нагрузки.
Рисунок 2.2 – Структура модуля STM-1
Чтобы определить маршрут транспортного модуля, в левой части рамки записывается секционный заголовок (SectionOverHead, SOH). Нижние 5•9 = 45 байтов (после указателя) отвечают за доставку информации в то место сети, к тому мультиплексору, где этот транспортный модуль будет переформировываться. Данная часть заголовка так и называется: секционный заголовок мультиплексора (MSOH). Верхние 3•9 = 27 байтов (до указателя) представляют собой секционный заголовок регенератора (RSOH), где будут осуществляться восстановление потока, "поврежденного" помехами, и исправление ошибок в нем.
Один цикл передачи включает в себя считывание в линию такой прямоугольной таблицы. Порядок передачи байтов — слева направо, сверху вниз (так же, как при чтении текста на странице). Продолжительность цикла передачи STM-1 составляет 125 мкс, т.е. он повторяется с частотой 8 кГц. Каждая клеточка соответствует скорости передачи 8 бит•8 кГц = 64 кбит/с. Значит, если тратить на передачу в линию каждой прямоугольной рамки 125 мкс, то за секунду в линию будет передано 9•270•64 Кбит/с = 155 520 Кбит/с, т.е. 155 Мбит/с.
Для создания более мощных цифровых потоков в SDH-системах формируется следующая скоростная иерархия: четыре модуля STM-1 объединяются путем побайтового мультиплексирования в модуль STM-4, передаваемый со скоростью 622,080 Мбит/с; затем четыре модуля STM-4 объединяются в модуль STM-16 со скоростью передачи 2488,320 Мбит/с; наконец четыре модуля STM-16 могут быть объединены в высокоскоростной модуль STM-64 (9953, 280 Мбит/с) [2].
В сети SDH применены принципы контейнерных перевозок. Подлежащие транспортировке сигналы предварительно размещаются в стандартных контейнерах (Container — С). Все операции с контейнерами производятся независимо от их содержания, чем и достигается прозрачность сети SDH, т.е. способность транспортировать различные сигналы, в частности сигналы PDH.
Наиболее близким по скорости к первому уровню иерархии SDH (155, 520 Мбит/с) является цифровой поток со скоростью 139,264 Мбит/с, образуемый на выходе аппаратуры плезиохронной цифровой иерархии ИКМ-1920. Его проще всего разместить в модуле STM-1. Для этого поступающий цифровой сигнал сначала "упаковывают" в контейнер (т.е. размещают на определенных позициях его цикла), который обозначается С-4. Рамка контейнера С-4 содержит 9 строк и 260 однобайтовых столбов. Добавлением слева еще одного столбца — маршрутного или трактового заголовка (PathOverHead, POH) — этот контейнер преобразуется в виртуальный контейнер VC-4.
Наконец, чтобы поместить виртуальный контейнер VC-4 в модуль STM-1, его снабжают указателем (PTR), образуя таким способом административный блок AU-4 (AdministrativeUnit), a последний помещают непосредственно в модуль STM-1 вместе с секционным заголовком SOH (Рисунок 2.3).
Синхронный транспортный модуль STM-1 можно загрузить и плезиохронными потоками со скоростями 2,048 Мбит/с. Такие потоки формируются аппаратурой ИКМ-30, они широко распространены в современных сетях. Для первоначальной "упаковки" используется контейнер С12. Цифровой сигнал размещается на определенных позициях этого контейнера. Путем добавления маршрутного, или транспортного, заголовка (РОН) образуется виртуальный контейнер VC-12. Виртуальные контейнеры формируются и расформировываются в точках окончаний трактов [6].