Ядро CPU | Занимаемая площадь | Потребление, мВт/МГц | Тактовая частота | Производительность |
ARM9TDMI 5-уровневый конвейер, интерфейс Гарвардской шины, ARM RISC ядро с Thumb и EmbeddedICE | 2, 4 мм2 при 0, 25 мкм3, 7 мм2 при 0, 35 мкм4, 8 мм2 при 0, 4 мкм | Пиковое - 1, 35Среднее - 0, 7Idle - <100 (мкВт) | 120 МГц при CMOS 0, 35 мкм>200 МГц при CMOS 0, 25 мкм и менее | 1, 1 MIPS/МГц132 MIPS при 120 МГц220 MIPS при 200 МГц |
Прибор | Ядро CPU | Объем кэш, команд + данных | Управление памятью | Занимаемая площадь | Потребление, мВт/МГц |
ARM940T кэшированное процессорное макроядро | ARM9TDMI | 4 Кбайт + 4 Кбайт | Простая памятьКонфигурирование и защита | 8, 1 мм2 при 0, 25 мкм12, 7 мм2 при 0, 35 мкм16, 6 мм2 при 0, 4 мкм | Пиковое - 5, 0Среднее - 2, 5Idle - <100 (мкВт)при 0, 35 мкм и 3, 3 В |
ARM920T кэшированное процессорное макроядро | ARM9TDMI | 16 Кбайт + 16 Кбайт | ARM v4 MMU с полной поддержкой виртуальной памяти | 20 мм2 при 0, 25 мкм30 мм2 при 0, 35 мкм38 мм2 при 0, 4 мкм | Пиковое - 5, 0Среднее - 2, 5Idle - <100 (мкВт)при 0, 35 мкм и 3, 3 В |